首页> 外文OA文献 >Threaded MPI programming model for the Epiphany RISC array processor
【2h】

Threaded MPI programming model for the Epiphany RISC array processor

机译:Epiphany RIsC阵列处理器的螺纹mpI编程模型

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

The low-power Adapteva Epiphany RISC array processor offers high computational energy-efficiency and parallel scalability. However, extracting performance with a standard parallel programming model remains a great challenge. We present an effective programming model for the Epiphany architecture based on the Message Passing Interface (MPI) standard adapted for coprocessor offload. UsingMPIexploits the similarities between the Epiphany architecture and a networked parallel distributed cluster. Furthermore, our approach enables codes written with MPI to execute on the RISC array processor with little modification. We present experimental results for matrix–matrix multiplication using MPI and highlight the importance of fast inter-core data transfers. Using MPI we demonstrate an on-chip performance of 9.1 GFLOPS with an efficiency of 15.3 GFLOPS/W. Threaded MPI exhibits the highest performance reported for the Epiphany architecture using a standard parallel programming model.
机译:低功耗Adapteva Epiphany RISC阵列处理器可提供较高的计算能效和并行可扩展性。但是,使用标准并行编程模型提取性能仍然是一个巨大的挑战。我们基于适用于协处理器卸载的消息传递接口(MPI)标准,为Epiphany体系结构提供了一种有效的编程模型。使用MPI可以发现Epiphany体系结构和网络并行分布式集群之间的相似之处。此外,我们的方法使用MPI编写的代码几乎不需要修改就可以在RISC阵列处理器上执行。我们介绍了使用MPI进行矩阵矩阵乘法的实验结果,并强调了快速核心间数据传输的重要性。使用MPI,我们证明了9.1 GFLOPS的片上性能以及15.3 GFLOPS / W的效率。使用标准并行编程模型,线程MPI表现出Epiphany体系结构所报告的最高性能。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号